Заявитель:

Сибирское отделение Института автоматики электрометрии
И. Ф. Клисторин А. М. Щербаченко

ПРЕОБРАЗОВАТЕЛЬ НИЗКИХ И ИНФРАНИЗКИХ ЧАСТОТ В ЦИФРОВОЙ КОД

Номер патента: 277415


«тшгГтедапЕСКАЛ 1
<илвмте*»йЛ»«“

Союз Советских Социалистических Республик
Комитет по делам изобретений и открытий при Совете Министров СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства № — Заявлено 22.IV.1969 (№ 1316603/18-24)
с присоединением заявки Лг° —

Приоритет —
Опубликовано 22.VI1.I970. Бюллетень № 24 Дата опубликования описания З.Х1.1970

277415

Кл. 42п15, 3/00
МПК б 01 г 23/10 УДК 681.325 (088.8)

Авторы
изобретения
Заявитель

И. Ф. Клисторин и А. М. Щербаченко
Сибирское отделение Института автоматики и электрометрии
АН СССР

ПРЕОБРАЗОВАТЕЛЬ НИЗКИХ И ИНФРАНИЗКИХ ЧАСТОТ В ЦИФРОВОЙ КОД

1
Устройство относится к вычислительной и электроизмерительной технике.
Известны преобразователи низких и инфра-низких частот в цифровой код,
содержащие блок выделения периода, соединенный с клю- 5 чом, через который
генератор эталонной частоты соединен со счетчиком, фиксирующим число импульсов,
пропорциональное периоду преобразуемой частоты. Блок выделения периода
подключен, кроме того, к «единичному» 10 входу триггера времени преобразования,
соединенного со вторым ключом, посредством которого генератор тактовой частоты
соединен с цифровым генератором с параллельным переносом, подключенным своим
управляемым 15 входом к старшему разряду первого счетчика, а выходом — ко
второму счетчику, регистрирующему результат преобразования входных частот.
Выходы каждого /-го разряда первого счетчика, кроме старшего разряда, подключе-
20 ны к потенциальному входу /-го вентиля, импульсный вход которого соединен с
выходом (п — /)-го разряда второго счетчика, имеющим, как и первый счетчик, п
разрядов. Выходы импульсно-потенциальных вентилей че- 25 рез первую логическую
схему «ИЛИ», линию задержки и вторую логическую схему «ИЛИ» соединены с третьим
счетчиком, соединенным с «нулевым» входом триггера времени преобразования. Вход
второй логической схемы 30
2
«ИЛИ» соединен также с выходом второго ключа. Работа преобразователя состоит
из двух этапов. На первом этапе период преобразуется в пропорциональное ему
число импульсов, а на втором — это число преобразуется в число,
пропорциональное входной частоте.
Процесс преобразования числа, пропорционального периоду, в число,
пропорциональное частоте, состоит в делении путем последовательного вычитания
из некоторого постоянного числа (делимого) значащей цифры старшего разряда
числа, пропорционального периоду (делителя), причем делимое одновременно
уменьшается на величину, пропорциональную весу остальных разрядов делителя.
Поскольку преобразование осуществляется путем деления делимого на значащую
цифру старшего разряда делителя, последняя должна быть больше нуля, что
ограничивает диапазон преобразуемых частот. Так, в случае использования
двоично-десятичного счетчика, регистрирующего число импульсов, пропорциональное
периоду преобразуемой частоты, устройство может преобразовать не более
10 частот, а при использовании двоичного счетчика — не более двух.
Кроме того, при использованиии в счетчике ■периода любого кода, кроме
двоичного, такой преобразователь требует применения дополнительного устройства
— цифрового интегра-


577415

3
тора с параллельным переносом, подключаемого к страшему разряду счетчика
периода, а также дополнительного разряда в счетчике, фиксирующем число,
соответствующее делимому.
Цель изобретения — расширение диапазона преобразования входных частот и
упрощение устройства. Достигается она тем, что в предлагаемом преобразователе
выход каждого ¿-го разряда счетчика, фиксирующего число импульсов,
пропорциональное периоду, соединен с потенциальным входом ¿-го вентиля,
импульсный вход которого соединен с выходом (га+1—г)-го разряда счетчика,
фиксирующего результат преобразования, а выход логической схемы «ИЛИ»
непосредственно соединен с- третьим счетчиком.
Это позволяет существенно расширить диапазон преобразования входных частот,
который теперь определяется лишь количеством разрядов счетчиков
преобразователя, а также упрощает устройство в целом благодаря исключению ряда
узлов и уменьшению разрядности счетчика, фиксирующего число, соответствующее
делимому.
На чертеже представлена функциональная схема устройства.
Преобразователь содержит блок 1 выделения периода входной частоты, генератор 2
эталонной частоты, связанный через ключ 3, управляемый с блока выделения
периода, со счетчиком 4, в котором фиксируется число импульсов,
пропорциональное периоду входной частоты. Блок выделения периода подключен,
кроме того, к «единичному» входу триггера 5 времени преобразования,
соединенного с ключом 6, через который генератор тактовой частоты 7 соединен со
счетчиком 8, фиксирующим результат преобразования частоты в код. Выход каждого
¿-го разряда счетчика 4 соединен с потенциальным входом соответствующего ¿-го
вентиля, импульсный вход которого соединен с выходом (я + 1—¿)-го разряда
счетчика 8, причем количество разрядов счетчиков 4 и 8 одинаково. Выходы
импульсно-потенциальных вентилей 9 через логическую схему «ИЛИ» 10 соединены со
счетчиком 11, выход которого подключен к «нулевому» входу триггера 5.
4
Работа устройства протекает в два этапа. На первом этапе период входного
сигнала преобразуется в пропорциональное ему число импульсов путем счета числа
импульсов генератора 2 эталонной частоты, прошедших в счетчик 4 через открытый
в течение периода ключ 3.
Второй этап — преобразование числа импульсов в число, соответствующее входной
частоте, — начинается сразу после окончания первого. Сигнал с выхода блока
выделения периода, соответствующий моменту окончания периода, поступает на
«единичный» вход триггера 5, переводя его в такое состояние, при котором ключ 6
открывается, и импульсы генератора тактовой частоты проходят в счетчик 8.
Импульсные сигналы, появляющиеся на выходе разядов счетчика 8 в
моменты, соответствующие переходам триггеров этого счетчика из состояния «О» в
состояние «1», через вентили 9 и логическую схему «ИЛИ» 10 поступают на вход
счетчика И. Импульсный сигнал с выхода счетчика 11 возвращает триггер 5 в
исходное состояние, при котором ключ 6 закрывается.
■ Предмет изобретения
Преобразователь низких и инфранизких частот в цифровой код, содержащий
импульсно-потенциальные вентили, соединенные с логической схемой «ИЛИ», блок
выделения периода преобразуемой частоты, соединенный через ключ, импульсный
вход которого подключен к генератору эталонной частоты, со входом первого
счетчика и «единичным» входом триггера времени преобразования; выход последнего
соединен со вторым ключом, через который генератор тактовой частоты подключен
ко второму счетчику; третий счетчик, выход старшего разряда которого соединен
с «нулевым» входом триггера времени преобразования, отличающийся тем, что, с
целью расширения диапазона преобразования и упрощения устройства, в нем вход
третьего счетчика непосредственно соединен с выходом логической схемы «ИЛИ», а
выход каждого ¿-го разряда (где I = 1,..п) первого счетчика соединен с
потенциальным входом ¿-го вентиля, импульсный вход которого подключен к выходу
(я + 1—¿) -го разряда второго счетчика.