Заявитель:

Специальное конструкторское бюро Цветметавтоматика
А. И. Филиппенко А. С. Данков Я. М. Бакааей
Специальное конструкторское бюро Цветметавтоматика

СХЕМА КОНТРОЛЯ ПРАВИЛЬНОСТИ ЗАПИСИ ЧИСЛА В РЕГИСТРЕ

Номер патента: 296109


Союз Советских Социалистических Республик

ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

296109

Зависимое от авт. свидетельства Лт — Заявлено 08.ХИ.1968 (№ 1288782/18-24) с
присоединением заявки №    —

МПК в 06! И/00

Комитет по делаю изобретений и открытий при Совете Министров СССР

Приоритет —
УДК 681.327.17(088.8)

Опубликовано 12.11.1971. Бюллетень МЬ 8 Дата опубликования описания 26.III.1971
Авторы
изобретения
Заявитель

А. И. Филиппенко, А. С. Данков и Я. М. Бака^еияик^^ Специальное конструкторское
бюро «Цветметавтоматйка'» *

.• V г!
.4 .

СХЕМА КОНТРОЛЯ ПРАВИЛЬНОСТИ ЗАПИСИ ЧИСЛА В РЕГИСТРЕ
1
Предлагаемое изобретение относится к области вычислительной техники и может
быть использовано в цифровых вычислительных устройствах, в частности в
запоминающих, арифметических и других устройствах, где 5 осуществляется прием,
хранение и выдача кодированных чисел.
Известны схемы контроля правильности записи числа в регистре, содержащие
регистр и логические элементы «И» и «ИЛИ».    10
Целью изобретения является упрощение схемы контроля правильности записи числа
в регистре и увеличение надежности ее функционирования.
Предлагаемое устройство отличается тем, 15 что посредством логических схем «И»,
«ИЛИ» и времязадерживающих цепочек производится сравнение каждого разряда
числа, поступающего на вход регистра, с соответствующим разрядом числа,
записанного на фиксирующих 20 элементах регистра, например триггерах, и при
наличии несоответствия между ними схема вырабатывает сигнал неисправности
регистра или сбоя при записи в него числа. Это позволяет достигнуть
поставленную цель. 25
Блок-схема предлагаемого устройства показана на чертеже.
Кодированное число поступает на вход приемника регистра 1, с которого через
распределитель разрядов 2 поступает на соответст- 30
2
вуюш.ие фиксаторы разрядов, в качестве которых использованы, например, триггеры
3, 4, ..., п. Другие входы этих триггеров используются для приведения регистра
в нулевое состояние путем подачи сигнала «Сброс». Инверсные выходы триггеров
подключены ко входам соответствующих схем «И»:    л+1,
и+2, ..т, а другие входы этих же схем «И» подключены параллельно входам
соответствующих триггеров, которые, в свою очередь, подключены к распределителю
разрядов. Сигналы на выходах схем «И» л+1, л+2, ..., т появляются только в
случае несоответствия записанного в данном триггере разряда и сигнала.
поданного на вход этого же триггера с распределителя разрядов. С выходов
схем гг —|— 1, л + 2, ..., т сигналы поступают на соответствующие входы других
схем «И»    /л+1,
т~\-2, ..., к, на вторые входы которых поступают сигналы через
времязадерживающие цепочки /г+1, й + 2, ...,1с выходов распределителя разрядов,
т. е. входы времязадерживающих цепочек подключены параллельно входам
соответствующих им триггеров. Времязадерживающие цепочки обеспечивают подачу
сигналов на схемы «И» /п+1, /п + 2, к со сдвигом во времени, для предотвращения
ложных срабатываний схемы в момент переключения триггеров (фиксаторов
разрядов) 3, 4, .... л при вводе числа в регистр. Выходы