Авторы:

КУЗИН ЗОТИК СЕМЕНОВИЧ

Заявитель:

ЛЕНИНГРАДСКОЕ ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ ВЫСШЕЕ ИНЖЕНЕРНОЕ МОРСКОЕ УЧИЛИЩЕ ИМ. АДМИРАЛА О.МАКАРОВА
ЛЕНИНГРАДСКОЕ ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ ВЫСШЕЕ ИНЖЕНЕРНОЕ МОРСКОЕ УЧИЛИЩЕ ИМ. АДМИРАЛА О.МАКАРОВА

Устройство для вычисления элементарных функций

Номер патента: 703823
Дата публикации: 15.12.1979
Номер заявки: 2516087


5

703823

6

показано на чертеже. После выполнения И итераций в регистре 5 Ж будет модуль
вектора Т?.
^ - л/\2*^2 '
в регистре ЗА
сС^-агс-Ьд- , ^о.
Из рассмотренного примера видно, что за время, равное 3 -Ь выполняются две
элементарные функции, где    -
время выполнения операции умножения, г.е. предложенная структура операционного
устройства обладает расширенными функциональными возможностями и позволяет
повысить быстродействие обработки информации.
Связь второго с двигателя 12 с1 первым сдвигателем 2 позволяет сэкономить
оборудование и расширить функциональные возможности устройства путем
выполнения операции типа, "чтение", "запись", "ело- • жение", "вычитание" и
г.п. с одновременным умножением операнда на 2-1 .
Формула изобретения
Устройство для вычисления элементарных функций, содержащее комбинационный
сумматор, соединенный выходом с первым входом первого сдвигателя, выход
которого подключен ко входам регистров и к выходу операционного устройства,
причем первые выходы регистра аргументов подключены к первому входу
коммутатора буферного регистра и к первому входу входного коммутатора, ко
второму входу которого подключен выход приемного регистра, соединенного своим
входом с выходом коммутатора приемного регистра, первый вход которого соединен
с входом записи информации устройства, с третьим входом входного коммутатора,
вход буферного регистра соединен с выходом коммутатора буферного регистра, а
выход буферного регистра соединен с первым входом комбинационного сумматора,
отличающееся гем, что, с целью повышения быстродействия и
расширения функциональных возможностей путем обеспечения вычисления векторных
функций, в устройство введен второй сдвигатель, соединенный первым входом с
выходом входного сумматора, а выходом - со вторым входом комбинационного
сумматора, со вторым входом коммутатора приемного регистра, со вторым входом
коммутатора буферного регистра и со вторым входом первого сдвигателя, второй и
третий входы второго сдвигателя соединены соответственно с первой и второй
управляющими шинами устройства, вторые выходы регистра аргументов и
^комбинационного сумматора подключены к шине знаковых разрядов устройства,
кроме того, выход буферного регистра нодключен к третьему входу коммутатора
приемного регистра. Источники информации, принятые во внимание при экспертизе
1.    Авторское' свидетельство СССР № 478313, кл. &-06 Р 15/20.
2.    Каган Б. М„ ,Каневский М. М. Цифровые вычислительные машины и системы, М.
"Энергия", 1973, с. 325, рис. 5-12 (прототип).