Авторы:

САФЬЯННИКОВ НИКОЛАЙ МИХАЙЛОВИЧ

Заявитель:

ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В.И.УЛЬЯНОВА (ЛЕНИНА)
ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В.И.УЛЬЯНОВА (ЛЕНИНА)

Устройство для воспроизведения функций

Номер патента: 703825
Дата публикации: 15.12.1979
Номер заявки: 2508233


умножения, выход третьего реверсивного' счетчика импульсов - с первым
входом второго логического блока умножения, первый вход первого логического
блока умножения'соединен с Четвертым входом устройства, вторые входы первого,
второго и четвертого логических блоков умножения соединены с вторым выходом
первого двоичного умножителя, второй вход третьего логического блока
умножения подключен к первому выходу второго дво-

.....з.........    7038
Наиболее близким по технической сущности к изобретению является устройство для
воспроизведения функций, содержащее три реверсивных счетчика! импульсов,
два элемента Й, элемент НЕ, два Логических 5 блока умножения, два двоичных
умножителя. Причем первый и второй входы первого двоичного умножителя соединены
соответственно с выходом первого реверсивного счетчика импульсов и с первым
Ю входом устройства, первый и второй вхо-
ды второго двоичного умножителя соеди- . нёны соответственно' с выходом
второго реверсивного счетчика импульсов и с вторым входом устройства, первый
выход первого двоичного умножителя подключен к суммирующему входу третьего
реверсив ного счетчика импульсов, выход которого является выходом устройства,
выход пер* ВОго логического блока умножения соединен с первым входом первого
элемента И, выход которого подключен к суммиру
ющему входу первого реверсивного счетчика импульсов, выход второго логическо го
блока умножения соединен с первым входом второго элемента И, выход которого
подключен к суммирующему входу второго реверсивного Счетчика импульсов, третий
вход устройства соединен с вторым входом первого элемента И и входом эле. г
(внта НЕ, выход которого подключен к второму входу второго элемента И [3] .
Такое устройство воспроизводит множительную, тангенсную и множительно-
тангенсную функции, основываясь на\ принципе автематической
компенсации частотно-импульсных последовательностей, • реализуемом с помощью
отрицательной обратной связи. Его недостатками являются _ сложность и невысокая
надежность,
обусловленные наличием двух комбинационных сумматоров-вычитателей и большим
количеством счетчиков.
Цедью изобретения является упрощение 45и повышение надежности устройства.
Это достигается тем, что устройство дополнительно содержит третий и четвертый
логические блоки умножения, третий, четвертый, пятый, и шестой элементы И,
50 два элемента ИЛИ, выходы которых соединены соответственно с
вычитающими входами первого и второго реверсивных счетчиков импульсов.. Причем
выход первого^ реверсивного счетчика импульсов 55 соединен с первым входом
третьего логического блока умножения, выход второго реверсивного счетчика
импульсов - с пер
вым входом четвертого логического блока ячного умножителя.При этом первые вхо-
ды третьего, четвертого, пятого и шестого элементов И соединены
соответственно с первым выходом первого двоичного умножителя, с выходом
третьего логического блока умножения, с выходом четвертого логического блока
умножения и с вторым выходом второго двоичного умножителя, вторые входа
третьего и шестого элементов И соединены с вторым входом первого элемента И,
вторые входа четвертого и пятого элементов И - с вторым входом второго элемента
И, выходьт третьего и четвертого элементов И подключены к входам первого
элемента ИЛИ, выходы пятого и шестого элементов И - к вхо-. дам второго
элемента ИЛИ, выход четвертого логического блока умножения соединен с
вычитающим входом третьего реверсивного счетчика импульсов.
В описываемом устройстве обеспечивается осуществление ЩИМ импульсных
последовательностей не только по суммирующим входам первых двух счетчиков, но й
по вычитающим и использование появляющейся возможности простого поочередного'
суммирования импульсных последовательностей, а не кодов. При этом удается
отказаться от использования двух комбинационных сумматоров-вычитателей и двух
суммирующих счетчиков.
На чертеже представлена блок-схема устройства.
Устройство содержит реверсивные, счётчики 1,2 и 3 импульсов, элементы И 4-9,
элементы ИЛИ 10 и 11, элемент НЕ 12, логические блоки 13-16 умножения, двоичные
умножители 17 и 18, , включающие соответственно счетчики 19 и 20 с выходами,
подключенными к логическим блокам 21 и 22, и имеет входы 23-26 и выход 27.
Устройство работает следующим образом.
Пусть в исходном состоянии реверсивные счетчики 1,2,3 находятся в нулевом
состойнии, на вход 26 подается двоич-